Grüße,
ich will mich mal etwas um mein FIC VIP IOkümmern.
Dieser Startbeitrag ist erstmal Work in Progress, wird also noch viel bearbeitet und im Moment sammle ich erstmal Informationen.
Immerhin habe ich inzwischen eine Leiterbahn weggebrannt (war vom 3,3V Spannungswandler, nach dem flicken läufts als ob nichts wäre) und endlich den 586er mit 50MHz FSB zu laufen gebracht - leider noch ohne Writeback.
Inhaltsverzeichnis:
Part1: Die Vorbereitung - siehe ein paar Zeilen weiter unten
Part1: Die Vorbereitung
Los gehts mit Datenblättern:
Leider auf Anhieb nicht viel gefunden:
Gefunden:
VT82C505 VLB - PCI Bridge: https://datasheet.datasheetarc…asheets-23/DSA-446618.pdf
VT8225 Clock Generator: https://pdf1.alldatasheet.com/…iew/85863/ETC/VT8225.html
PC97332VLJ ISA Multi IO Controller (Danke @matt & Scorp): http://pdf-html.ic37.com/pdf_f…584/PC87332_datasheet.pdf
Ein paar Infos zum VT82C486A/482/483:
Alles anzeigen8.) The VIA GMC chipset (VIA: 1106/4358) (5/18/96) --------------------
This chipset includes the VIA VT82C486A-F with a built-in 8042
keyboard controller and a VIA VT82C505-D chipset for the VESA to PCI
bridge. Specifically, the chips are as follows:82C486A - cache/memory controller + VLB to ISA bridge
82C482 - VLB to ISA bridge (why there are two I'm not sure)
82C483 - DRAM controller
VT82C505 PCI to VLB bridgeA board using this chipset has been unstable (even under DOS/Win), and
did not work with an Adaptec 2940 SCSI controller under OS/2 at all.
Boards based on this chipset are therefore to be avoided. I have,
however, had one report of success from someone using revision G of
this chipset, so it could be that the new revision fixes problems with
older rev's. Designers with whom I've corresponded indicate that
improperly designed boards which use this chipset may have unstable
caches. In addition, the cache controller reads the data into the
cache SRAMs first, then into the CPU, increasing latency and reducing
throughput.
Evtl. hilfreich (Chipsatzregister), das Dtenblatt zum Nachfolgechipsatz VT82C496G: http://nwserveur.no-ip.org/upl…-VT82C06MV_DATA-SHEET.pdf
Update: Ich habe jetzt eine Dokumentation zu den Chipsatzregistern gefunden VIA31112.7z (das ist eine wordperfect Datei, lässt sich mit LibreOffice öffnen)
Missing:
VT82C486A Cache/Memory Controller+VLB2ISA Bridge
VT82C482 VLB2ISA Bridge
VT83C461 VLB IDE Controller
VT82C483 DRAM Controller
Findet da Jemand was? Mir geht es vor allem um die Programmierung (Chipregister) und beim 82C486A ist mir auch das Pinout wichtig um die Verbindungen zum Prozessor prüfen zu können - bei 486ern gibts so einige "wandernde" Pins.
The f*cking Manual:
http://cwcyrix.duckdns.org/ftp…rd/manual/486/486-vip-io/
Laut dem Text zu den DX4-100 Jumpersettings ist das aber für eine ältere Revision, bei meiner ist der Spawa fest verlötet und nutzt den Voldet Pin der CPU.
Basis Ein/Ausgabe System: